142427562

Produk

ADG1612BRUZ-REEL7

Katrangan singkat:

ADG1611 / ADG1612 / ADG1613 ngemot papat independen
saklar single-pole/single-throw (SPST).ADG1611 lan
ADG1612 beda-beda mung amarga logika kontrol digital dibalik.


Detail Produk

Tag produk

FITUR

1 Ω khas ing resistance
0.2 Ω ing resistance flatness
± 3,3 V nganti ± 8 V operasi dual-supply
3,3 V nganti 16 V operasi pasokan tunggal
Ora ana pasokan VL sing dibutuhake
3 V input kompatibel logika
Operasi rel-kanggo-rel
Arus terus-terusan saben saluran:
Paket LFCSP: 280 mA
Paket TSSOP: 175 mA
16-timbal TSSOP lan 16-timbal, 4 mm × 4 mm LFCSP

APLIKASI

Sistem komunikasi Sistem medis Perutean sinyal audio Rute sinyal video Perlengkapan tes otomatis Sistem akuisisi data Sistem tenaga baterei Sistem sampel lan tahan Penggantian relai

GAMBARAN UMUM

ADG1611 / ADG1612 / ADG1613 ngemot papat saklar tunggal-pole / single-throw (SPST).ADG1611 lan ADG1612 beda-beda mung amarga logika kontrol digital dibalik. Ngalih ADG1611 diuripake karo Logika 0 ing input kontrol sing cocog, dene Logika 1 dibutuhake kanggo ngalih ADG1612.ADG1613 wis loro ngalih karo logika kontrol digital padha karo ADG1611;logika kuwalik ing loro ngalih liyane.Saben ngalih nindakake merata uga ing loro arah nalika urip lan duwe sawetara sinyal input sing ngluwihi kanggo Penyetor.Ing kondisi mati, tingkat sinyal nganti Penyetor diblokir. ADG1613 nuduhake break-sadurunge-nggawe tumindak switching kanggo digunakake ing aplikasi multiplexer.Gawan ing desain punika injeksi daya kurang kanggo transients minimal nalika ngoper input digital. The ultralow ing resistance ngalih iki nggawe wong solusi becik kanggo akuisisi data lan gain aplikasi ngoper ngendi kurang ing resistance lan distorsi kritis.Ing profil resistance banget warata liwat kisaran input analog lengkap, mesthekake linearity banget lan distorsi kurang nalika ngoper sinyal audio. Konstruksi CMOS njamin boros daya ultralow, nggawe wong saenipun cocog kanggo instruments portabel lan baterei-powered.
SOROTAN PRODUK:
1. 1.6 Ω maksimum ing resistance liwat suhu.
2. Distorsi minimal: THD + N = 0,007%.
3. 3 V input digital kompatibel logika: VINH = 2,0 V, VINL = 0,8 V.
4. Ora VL sumber daya logika dibutuhake.
5. Dissipation daya Ultralow: <16 nW.
6. 16-lead TSSOP lan 16-lead, 4 mm × 4 mm LFCSP


  • Sadurunge:
  • Sabanjure: